用户名: 密码: 验证码:

安华高用40nm CMOS工艺实现25G SerDes

摘要:安华高宣布,已经用40nm CMOS工艺技术实现25Gbps的SerDes。Avago SerDes内核的主要特点在于采用独特的判断反馈均衡(DFE, Decision Feedback Equalization)技术,带来更低的总体功耗和同类产品中最佳的数据延迟、抗噪能力、抖动和串扰表现。
       Avago Technologies(安华高科技)日前宣布,已经用40nm CMOS工艺技术实现25Gbps的SerDes。Avago SerDes内核的主要特点在于采用独特的判断反馈均衡(DFE, Decision Feedback Equalization)技术,带来更低的总体功耗和同类产品中最佳的数据延迟、抗噪能力、抖动和串扰表现。由于Avago采用了模块化和多速率结构,它的SerDes内核具有非常高的集成度,容易实现数百个通道的设计。

      Avago丰富广泛的SerDes产品非常适合光纤、铜缆和背板应用,并支持PCI Express、光纤通道、XAUI、CEI-11G、10GBASE-KR和SFI等标准。

       目前Avago SerDes的出货总通道数已经超过九千五百万,Avago在提供高可靠性且高性能的ASIC产品上拥有辉煌的纪录,并通过超过30年的设计经验、成熟领先的阶层式设计方法以及涵盖多重标准的知识产权,形成提供网络连线、计算和存储应用功能复杂ASIC产品的成功基础。
内容来自:光波通信
本文地址:http://www.iccsz.com//Site/CN/News/2010/02/26/20100226082426332750.htm 转载请保留文章出处
关键字: 安华高 CMOS工艺 SerDesy
文章标题:安华高用40nm CMOS工艺实现25G SerDes
【加入收藏夹】  【推荐给好友】 
免责声明:凡本网注明“讯石光通讯咨询网”的所有作品,版权均属于光通讯咨询网,未经本网授权不得转载、摘编或利用其它方式使用上述作品。 已经本网授权使用作品的,应在授权范围内使用,反上述声明者,本网将追究其相关法律责任。
※我们诚邀媒体同行合作! 联系方式:讯石光通讯咨询网新闻中心 电话:0755-82960080-188   debison