加入收藏设为首页联系我们广告服务关于本站
Marvell推出整合了256位加密和C类精确时间协议(PTP)时间戳技术的双端口400GbE MACsec PHY收发器,由此扩展了公司在光纤PHY以及SerDes技术领域的领先地位。
Inphi 宣布以2.16亿美元的价格收购eSilicon。Inphi表示,eSilicon团队和IP将增强公司对云和电信客户的价值主张,为Inphi增加了世界一流的2.5D封装,SerDes,定制芯片和运营团队。
9月4日,讯石第十七届光纤通讯市场暨技术专题研讨会上,阿里巴巴光网络首席科学家谢崇进博士讲述了可扩展的下一代光模块技术。谢博士表示,阿里巴巴双十一的数据交易峰值,过去几年增长了1000倍,如此的增长速度,只有云才能支持这样的服务;在数据中心中,交换机容量每两年翻一番,SERDES速度每四年翻一倍。在流量快速增长需求刺激下,数据中心的光进铜退开始加速。从10G开始,数据中心中开始大规模部署光学器件,目前正在大规模部署100G产品,400G的相关标准在去年底也完成。总的来说,现阶段,数据中心已成为光通信的主要驱动力,其流量基本上每年翻一番,且还没有停下来的趋势。
2016年1月12日,串行高速I/O (SerDes)技术的全球创新领导者Credo Semiconductor(默升科技)宣布将进入多路复用器(MUX)/转发器(retimer)的IC市场。Credo推出的CMX12550采用了独到的Serdes架构和低功耗模拟设计,以不到1瓦的功耗同时提供了4个25Gbps NRZ的双向通道,以及2个50Gbps PAM4的双向通道。CMX12550为具有50G/λ(lambda)吞吐量的100G光模块提供了一个最优的低功耗接口。
安华高日前推出针对下一代交换机和路由器应用的业界首款56Gbps脉冲幅度调制4串行器/解串器。
日前,德州仪器 (TI) 宣布推出业界首款支持多种 10G/40G 以太网标准以及 1 Gbps 至 10 Gbps 多种专有速率的 4 通道 XAUI/10GBASE-KR 收发器。该高灵活 TLK10034 物理层 (PHY) 串行器/解串器 (SerDes) 可帮助工程师采用单个串行器/解串器满足其所有协议需求,无需准备多种器件。
日前,Avago宣布其 25 Gbps 串化器/并化器 (SerDes) 核心已在 28nm 工艺技术上与 25G 长距离 (LR) 通用电子界面 (CEI) 标准兼容。
面向 XGPON1 OLT 的 CDR SerDes PHY 可用于 ASIC 集成并当作独立芯片使用
力科公司日前宣布Avago公司将采用力科的WaveMaster 8Zi-A示波器演示其最新的30Gbps、基于20nm工艺的Serdes芯片。力科在加州的2011DesignCon展会上面向全球首次公开演示该芯片的性能。
2010年11月8日消息,作为通信、工业和消费类应用提供模拟接口组件的领袖供应商 Avago Technologies (Nasdaq:AVGO),日前宣布已在 40 纳米 CMOS 工艺技术上取得 28 Gbps 的串化器/并化器 (SerDes) 性能表现。这一里程碑标志着集成 SerDes 知识产权 (IP) 的专用集成电路 (ASIC) 可实现更高的带宽应用,从而提高数据在服务器、路由器和其他网络、计算和存储应用程序中的通信速度。
安华高宣布,已经用40nm CMOS工艺技术实现25Gbps的SerDes。Avago SerDes内核的主要特点在于采用独特的判断反馈均衡(DFE, Decision Feedback Equalization)技术,带来更低的总体功耗和同类产品中最佳的数据延迟、抗噪能力、抖动和串扰表现。
当前第3页 共4页 共39条  跳转页码: 首页 上一页 下一页 末页